利索能及
我要发布
收藏
专利号: 2020114603508
申请人: 重庆邮电大学
专利类型:发明专利
专利状态:已下证
更新日期:2026-05-07
缴费截止日期: 暂无
联系人

摘要:

权利要求书:

1.一种采用多个环形延迟链的TDC电路系统,其特征在于:所述系统包括延迟器、与门电路和D触发器,且该系统通过输出的格雷码值判断通过多少个延迟器来计算两个信号之间的时间差值。

2.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述延迟单元包括与门电路和延迟器,且门电路与延迟器电连接构成环形结构,该环形结构与D触发器电连接,且该环形结构即为延迟线。

3.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述系统计算通过延迟单元的个数的步骤为:该系统通过将START信号同时引入环形结构的延迟线,然后在STOP信号来临时也同时引入各个延迟线上D触发器的时钟端口对延迟线状态进行采样,计算通过延迟单元的个数。

4.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:所述Q0、Q1、Q2、Q3以及Q4是d触发器采样后的输出结果,且分别与D触发器电连接。

5.根据权利要求1所述的一种采用多个环形延迟链的TDC电路系统,其特征在于:该系统还包括测量控制电路、粗计数器、校准单元、编码电路、寄存器、ALU电路和SPI接口;

所述系统分别与寄存器、粗计数器、校准单元和TDC电路信号连接;

粗计数器和校准单元均与寄存器信号连接;

TDC电路与编码电路信号连接;

寄存器与ALU电路信号连接;

寄存器与SPI接口信号连接;

START以及STOP信号给TDC电路以及粗计数器单元;

其中粗计数器完成对外部时钟测量来达到粗计时的需求;

粗计数器模块通过将START以及STOP信号引入,使其对外部参考时钟进行计数,统计两个信号之间通过多少个时钟周期来得到粗测量时间的值;

校准单元即通过提前运用TDC电路对外部参考时钟的一个以及两个周期进行测量,将测得结果寄存下来,以便后面进行校准;

测量表达式如下:

T=Tclk×((Nc2‑Nc1)+(Nf1‑Nf2)/(Nj2‑Nj1))其中Nc2‑Nc1代表对外部参考时钟计数的粗测量值,Nj1以及Nj2代表本设计TDC系统测量一个外部时钟周期和两个外部时钟周期测量值,Nf1代表START信号到下一个参考时钟的精细测量值,Nf2代表STOP信号到下一个参考时钟的精细测量值;

ALU电路通过测量表达式来计算时间间隔;

外部微处理器通过SPI通信接口读出时间间隔的值,然后进行数据的进一步处理计算,将结果显示在外部设备上。