1.一种实现电源下电时序电路结构,其特征在于,所述的电路结构包括第一DC‑DC电源芯片、第二DC‑DC电源芯片和电源监控模块,所述的第一DC‑DC电源芯片、第二DC‑DC电源芯片和电源监控模块均接收12V输入电压,所述的第一DC‑DC电源芯片与3.3V的供电电压相连,所述的第二DC‑DC电源芯片与1.8V的供电电压相连,所述的电源监控模块与第二DC‑DC电源芯片相连。
2.根据权利要求1所述的实现电源下电时序电路结构,其特征在于,所述的电源监控模块为SGM706电源芯片。
3.根据权利要求1所述的实现电源下电时序电路结构,其特征在于,所述的电源监控模块的芯片具有PFO管脚、PFI管脚、MR管脚、VCC管脚和GND管脚,所述的PFI管脚接电阻分压电路结构,所述的PFO管脚接输出电平,所述的VCC管脚接3.3V电压,所述的MR管脚通过电阻接
3.3V电压,所述的GND管脚接地。
4.根据权利要求1所述的实现电源下电时序电路结构,其特征在于,所述的电路结构在启动时,所述的第一DC‑DC电源芯片上电启动,供能并使能电源监控模块。
5.根据权利要求1所述的实现电源下电时序电路结构,其特征在于,所述的电路结构的触发电压为7.5V,所述的电源监控模块监测到电源电压降低至7.5V时,电源监控模块的芯片管脚输出低电平,拉低第二DC‑DC电源芯片的EN脚来关断电源。
6.根据权利要求1所述的实现电源下电时序电路结构,其特征在于,所述的电源监控模块的PFI管脚的比较电平为1.25V,在外部输入电压低于1.25V时,PFO管脚改变电平。