1.一种数字控制的单稳态触发器,其特征是,包括作为输入端的与非门1、作为输出端的与非门2、电性连接于与非门1与与非门2之间的数字控制电路;
所述数字控制电路包括分别与与非门1电性连接的与非门3和与非门4,所述与非门3通过RC电路与与非门1电性连接,所述与非门4通过计数器与与非门1电性连接;与非门3和与非门4分别电性连接有与非门5,与非门5与与非门2之间电性连接有JK触发器;计数器的时钟信号输入端电性连接有多谐振荡器,计数器的使能端与与非门1电性连接,计数器的进位端与与非门4电性连接。
2.根据权利要求1所述的数字控制的单稳态触发器,其特征是,所述与非门1、与非门5为二输入端与非门,与非门5的两个输入端分别与与非门3和与非门4的输出端电性连接,与非门5的输出端通过JK触发器与与非门2的输入端电性连接,与非门2的输出端与与非门1的一个输入端电性连接,与非门1的另一个输入端接入触发信号;
JK触发器的J、K输入端接入高电平,JK触发器的输出端预设输出低电平。
3.根据权利要求1所述的数字控制的单稳态触发器,其特征是,所述计数器为多位进制集成计数器或任意进制计数器,所述多位进制集成计数器的进位数值包括二进制、五进制、十进制、十六进制中的至少任两项,所述任意进制计数器采用反馈清零法或/和反馈置数法实现。
4.一种数字控制的单稳态触发器的控制方法,其特征是,包括如下步骤:
与非门1响应于低电平触发信号,输出与触发信号相对应的高电平信号;
计数器响应于高电平信号,提取由多谐振荡器产生的矩形脉冲作为时钟信号,基于预设的进位数值对时钟信号分频,输出预设时间长度的脉冲信号;
JK触发器响应于预设时间长度的脉冲信号发生翻转,所述JK触发器的开始置数为0;
与非门2响应于翻转,使单稳态触发器所处状态发生转换,所述状态为稳态或暂态。
5.根据权利要求4所述的数字控制的单稳态触发器的控制方法,其特征是,在与非门1响应于触发信号,输出与触发信号相对应的高电平信号之后,还包括:与非门2响应于高电平信号,使单稳态触发器处于暂态;
使单稳态触发器所处状态发生转换的方法,包括:与非门2响应于翻转,使单稳态触发器转换至稳态。
6.根据权利要求4所述的数字控制的单稳态触发器的控制方法,其特征是,所述计数器为多位进制集成计数器或任意进制计数器,所述多位进制集成计数器的进位数值包括二进制、五进制、十进制、十六进制中的至少任两项,所述任意进制计数器采用反馈清零法或/和反馈置数法实现。